•   VHDL 5051158-3005 30.08.2021-31.12.2021  5 op  (ICTMODembeddedSem, ...) +-
    Opintojakson osaamistavoitteet
    After completing the course the student:
    - can design and implement digital logic using VHDL language
    - knows basic principles of FPGA functionality.
    Edeltävyysehdot
    Elektroniikan ja tiedonsiirron perusteet
    Opintojakson sisältö
    - VHDL

    - combinatorial logic

    - sequential logic

    - state machines

    - FPGA

    Vastuuopettaja

    Ville Huhtinen, Jarno Tuominen, Juho Koskinen

    Oppimateriaali

    Will be informed at the beginning of the course

    Oppimismenetelmät

    Lectures
    Exercises
    Self study
    Project work (to be confirmed)
    Written (short) exam

    Arvioinnin kohteet, ajoitus ja menetelmät

    Exam 25%
    Lab exercises 75%
    Project work TBD%

    Opetuskieli

    Suomi

    Ajoitus

    30.08.2021 - 31.12.2021

    Ilmoittautumisaika

    01.08.2021 - 06.09.2021

    Ryhmä(t)
    • ICTMODembeddedSem
    • PTIVIS19S
    Opiskelijamäärä (min - max)

    0 - 60

    Vastuuyksikkö

    Tekniikka ja liiketoiminta

    Lisätietoja

    Basic skills in programming (any language) is mandatory
    Basic skills in electronics is highly recommended
    This is a laboratory course
    The tools used in this course require a lot of hard disk space on your laptop (>10GB)
    Support is given primarily for windows-environment, Linux can be used as well (limited support). No support for Mac users, tools must be run in virtual machine, which is very likely to cause big problems. Thus, Mac highly not recommended.

    Koulutus

    Tieto- ja viestintätekniikan koulutus, Degree Programme in Information and Communications Technology

    Arviointiasteikko

    H-5

    Toteutuksen valinnaiset suoritustavat

    None

    Tenttien ajankohdat ja uusintamahdollisuudet

    Exam 1: W49
    Exam 2: TBD
    Exam 3: TBD

    Oppimistehtävät ja opiskelijan työn mitoitus

    Contact teaching / lectures 12*1h (12h)
    Contact teaching / lab work 12*3h (36h)

    Self studying / independent work (90h)
    Exam (2h)

    Total: 140h

    Sisältö ja ajoitus

    VHDL programming
    Course duration 30.8.2021 - 6.12.2021
    Topics:
    - VHDL
    - combinatorial logic
    - sequential logic
    - state machines
    - FPGA
    After completing the course the student:
    - can design and implement digital logic using VHDL language
    - knows principles of FPGA technology and related tools

    Arviointikriteerit
    Hylätty (0)

    Less than 66% of lab exercises completed
    OR
    Less than 10 points in exam
    OR (TBD)
    Project work not submitted

    Arviointikriteerit - tyydyttävä (1-2)

    grade 1: 66% of lab exercises completed, 50% of max points in exam

    Arviointikriteerit - hyvä (3-4)

    To be defined

    Arviointikriteerit - kiitettävä (5)

    To be defined